AMD 霄龙 Venice 处理器曝光:最多8个CCD、256核心512线程,每个 CCD 最多 128MB L3 缓存同比翻倍
作者:小编 时间:2025-05-11 17:28:15 浏览:
贴吧用户 @SEPEUWMJH 昨日曝光了 AMD 第六代霄龙(EPYC)Venice 处理器的部分信息,@SquashBionic 今日又补充了更多细节。AMD 下一代 EPYC Venice 处理器依然会分为 Zen 6 和 Zen 6C 两种版本,分别注重频率和核心数量,采用 SP7 和 SP8 平台,前者定位高端解决方案,后者则定位入门级服务器解决方案。该芯片两侧各采用四个 CCD,总共有 8 个 CCD。每个 CCD 包含 12 个 Zen 6 核心或 32 个 Zen 6C 核心,中间有多个 IOD,将进一步扩展服务器平台的 I/O 能力。@SEPEUWMJH 表示,普通的 Zen 6 版本最多具备 96 核心 192 线程,每个 CCD 配备 48MB L3 缓存,总计 384MB(单核 4MB);而 Zen 6C 版本最高 256 核 512 线程,每个 CCD 配备 128MB L3 缓存,总计 1024MB(单核 4MB),相比 Turin 实现翻倍。
Bionic_Squash 表示,SP7 版本(Zen 6)的 TDP 约为 600W,高于 Zen 5 的 400W;而 SP8 版本(Zen 6C)的 TDP 约在 350-400W 之间。IT之家附对比如下:
EPYC 9006“Venice”搭载 Zen 6C 核心: 256 核 512 线程 / 最多 8 个 CCD
EPYC 9005“Turin”搭载 Zen 5C 核心: 192 核 384 线程 / 最多 12 个 CCD
EPYC 9006“Venice”搭载 Zen 5 核心:96 核 192 线程 / 最多 8 个 CCD
EPYC 9005“Turin”搭载 Zen 5 核心:96 核 192 线程 / 最多 16 个 CCD